基于WISHBONE的可兼容存储器控制器设计
Design of Compatible Memory Controller Based on WISHBONE Bus作者机构:中国科学院声学研究所数字系统集成实验室
出 版 物:《计算机工程》 (Computer Engineering)
年 卷 期:2006年第32卷第18期
页 面:240-242页
核心收录:
学科分类:080903[工学-微电子学与固体电子学] 0810[工学-信息与通信工程] 0808[工学-电气工程] 0809[工学-电子科学与技术(可授工学、理学学位)] 0839[工学-网络空间安全] 08[工学] 0835[工学-软件工程] 0701[理学-数学] 0811[工学-控制科学与工程] 0812[工学-计算机科学与技术(可授工学、理学学位)]
主 题:DDP SDRAM DDR2 SDRAM WISHBONE 控制器
摘 要:随着近年来高速计算机的快速发展,人们对存储器频宽及性能的要求越来越高。作为第2代DDR存储器的DDR2SDRAM具有高速、低功耗、高密度、高稳定性等特点,在未来的一二年里,它将逐步取代DDRSDRAM而成为内存的主流。尽管DDR2的地位正在不断上升,但DDR仍是当前流行的高速存储器。该文通过对这两种存储器的分析比较,基于WISHBONE总线,提出并实现了一种可兼容DDR与DDR2存储器的控制器。