咨询与建议

看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于FPGA的双边沿触发实现 收藏

基于FPGA的双边沿触发实现

The Implementation of Double-edge-trigger Based on FPGA

作     者:周磊 成开友 

作者机构:盐城工学院电气工程学院江苏盐城224051 

出 版 物:《盐城工学院学报(自然科学版)》 (Journal of Yancheng Institute of Technology:Natural Science Edition)

年 卷 期:2012年第25卷第1期

页      面:41-44页

学科分类:080903[工学-微电子学与固体电子学] 0809[工学-电子科学与技术(可授工学、理学学位)] 08[工学] 

主  题:延时 单稳态触发器 采样 双边沿触发 FPGA 

摘      要:数字系统的时钟树走线最长,连接器件最多。单边沿触发的数字系统冗余的时钟边沿跳变必带来不容忽视的功率浪费。针对FPGA/CPLD中触发器均是单边沿触发的特点,用延时法、单稳态触发器法与采样法对时钟进行倍频处理,实现了系统的双边沿触发。在同样的时钟触发下,系统功耗大大降低,且系统数据处理速度提升一倍。

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分