基于SHA-1引擎的嵌入式安全协处理器设计
Design of embedded security co-processor based on SHA-1 engine作者机构:华中科技大学电子科学与技术系湖北武汉430074
出 版 物:《华中科技大学学报(自然科学版)》 (Journal of Huazhong University of Science and Technology(Natural Science Edition))
年 卷 期:2011年第39卷第8期
页 面:72-75页
核心收录:
学科分类:080902[工学-电路与系统] 0809[工学-电子科学与技术(可授工学、理学学位)] 08[工学]
基 金:国家自然科学基金资助项目(60973034) 新世纪优秀人才支持计划资助项目(NCET-07-0328) 中央高校基本科研业务费资助项目(2010ZD033)
主 题:嵌入式系统 集成电路 安全协处理器 认证 安全散列算法
摘 要:针对嵌入式系统中广泛存在的安全威胁以及嵌入式系统空间有限、资源宝贵等特点,在分析纯软件保护方法的缺点基础上,采用安全协处理器的方法保护嵌入式系统中软件的安全,提出了基于SHA-1引擎的嵌入式安全协处理器结构,并对其中关键运算模块进行小面积、低功耗优化,在华虹NEC 0.35μm工艺库下综合等效门数为1.637×104门,功耗为0.582 mW,测试结果表明该安全协处理器能够满足嵌入式系统安全保护要求.