咨询与建议

看过本文的还看了

相关文献

该作者的其他文献

文献详情 >HEVC中分像素插值算法的动态可重构实现 收藏

HEVC中分像素插值算法的动态可重构实现

Dynamic reconfigurable implementation of sub-pixel interpolation algorithm in HEVC

作     者:惠超 蒋林 朱筠 王萍 崔馨月 HUI Chao;JIANG Lin;ZHU Yun;WANG Ping;CUI Xin-yue

作者机构:西安邮电大学电子工程学院陕西西安710121 西安科技大学集成电路实验室陕西西安710054 

出 版 物:《计算机工程与设计》 (Computer Engineering and Design)

年 卷 期:2022年第43卷第3期

页      面:764-770页

学科分类:08[工学] 081201[工学-计算机系统结构] 0812[工学-计算机科学与技术(可授工学、理学学位)] 

基  金:国家自然科学基金项目(61834005、61772417、61602377、61802304、61634004)。 

主  题:高效视频编码 阵列处理器 动态可重构 高精度运动估计 分像素插值 

摘      要:针对高效视频编码(high efficiency video coding,HEVC)分像素运动估计亮度分量插值算法计算量大、冗余度高、难以实现不同编码块之间灵活切换的问题,提出一种动态可重构且具有高数据复用率的分像素插值算法实现方法。根据编码单元(coding unit,CU)的规模和大小自适应地对其周围参考像素块进行插值计算,得到最优预测单元的编码模式和运动矢量。实验结果表明,与专用硬件实现的分像素插值算法相比,不同编码块灵活切换的同时,参考像素的读取数量减少43.8%,硬件资源消耗减少18.5%。

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分