一种用于ADC采样的高精度时钟占空比校正方法
A High Precision Clock Duty Cycle Corrector Method for ADC’s Samping作者机构:西安理工大学自动化与信息工程学院陕西西安710048
出 版 物:《电子器件》 (Chinese Journal of Electron Devices)
年 卷 期:2021年第44卷第5期
页 面:1036-1040页
学科分类:080903[工学-微电子学与固体电子学] 0809[工学-电子科学与技术(可授工学、理学学位)] 08[工学]
基 金:国家自然科学基金面上项目(62171367) 陕西省教育厅科学研究计划项目(19JC029) 陕西省科技厅重点研发项目计划(2021GY-060)
摘 要:本文提出一种高精度时钟信号占空比校正方法,采用环路负反馈的理论产生延时控制电压,并通过延时可控的占空比调整电路来产生高精度占空比的时钟信号。基于0.18μm工艺对所提出的校正方法进行了具体电路设计和PVT全面仿真验证,输入频率在100 MHz占空比变化范围6%~97%时,该方法都可以动态精确输出频率为100 MHz占空比为50%的信号,最大误差小于0.28%,功耗仅为4.8 mW,为高精度ADC采样和转换提供了高效的解决方案。