基于符号率动态变频的低功耗DOCSIS上行发射器设计
An Dynamic Frequency Scaling Low Power Architecture Based on Symbol Rate for DOCSIS Upstream Transmitter作者机构:北方工业大学信息工程学院北京100144 北京科技大学信息工程学院北京100083
出 版 物:《电子学报》 (Acta Electronica Sinica)
年 卷 期:2010年第38卷第7期
页 面:1505-1510页
核心收录:
学科分类:080903[工学-微电子学与固体电子学] 0810[工学-信息与通信工程] 0809[工学-电子科学与技术(可授工学、理学学位)] 08[工学] 081001[工学-通信与信息系统]
基 金:国家"863"高技术研究发展计划(No.2006AA09Z115) 北京市科技产业化项目(No.D030600841021) 北京市属高等学校人才强教计划(No.PHR201007121)
摘 要:为解决DOCSIS上行发射器的高功耗问题,本文在深入剖析信道突发特点和发射器结构的基础上,提出了一种全新的发射器VLSI(超大规模集成电路)设计低功耗体系.通过引入发射符号率这一性能约束,该体系可使上行数据通路上所有运算电路能根据不同的突发符号率动态调节运算频率,以最小的功耗消耗匹配突发处理的性能要求.实验结果表明,在不同突发符号率下,所提出体系可使上行发射器的总功耗平均降低67.13%.本文设计的低功耗上行发射器已应用于符合EuroDOCSIS1.1规范的支持双向有线数字电视点播的Cable Modem(CM)SOC(片上系统)平台中,并表现出优良的低功耗特性.不失一般性,本文所提出的设计体系不仅适用于其他对功耗敏感的通信系统,同时,也将有助于推动超大规模集成电路及SOC设计领域中低功耗这一关键技术的发展.