咨询与建议

看过本文的还看了

相关文献

该作者的其他文献

文献详情 >μ子鉴别器电子学读出系统FPGA配置方法 收藏

μ子鉴别器电子学读出系统FPGA配置方法

FPGA configuration of read out system for muon counter of BESⅢ

作     者:薛俊东 梁昊 陈一新 刘强 虞孝麒 周永钊 XUE Jundong;LIANG Hao;CHEN Yixin;LIU Qiang;YU Xiaoqi;ZHOU Yongzhao

作者机构:中国科学技术大学近代物理系合肥230026 

出 版 物:《核技术》 (Nuclear Techniques)

年 卷 期:2008年第31卷第10期

页      面:786-790页

核心收录:

学科分类:080903[工学-微电子学与固体电子学] 0810[工学-信息与通信工程] 0809[工学-电子科学与技术(可授工学、理学学位)] 08[工学] 081001[工学-通信与信息系统] 

基  金:国家大科学工程北京正负电子对撞机升级项目(BEPCⅡ)资助 

主  题:PS JTAG FPGA 配置 

摘      要:在我们设计的北京谱仪第三代μ子鉴别器电子学读出系统中,一条数据链上连接了16块前端电路板(FEC),每块板上均放置一片FPGA芯片。通过研究和试验,在Altera公司提供的原PS配置方式的基础上增加LVDS驱动和控制芯片,实现了在30m外同时配置16块FPGA芯片;同时,也实现了利用单片机对FPGA配置芯片做JTAG方式编程,从而解决了所有的配置编程问题。

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分