适用于12bit流水线ADC采样保持电路的设计
Design of Sample and Hold Circuit for 12 bit Pipelined ADC作者机构:中国科学院上海技术物理研究所红外成像材料与器件重点实验室上海200083
出 版 物:《半导体技术》 (Semiconductor Technology)
年 卷 期:2010年第35卷第5期
页 面:499-502页
学科分类:080903[工学-微电子学与固体电子学] 0809[工学-电子科学与技术(可授工学、理学学位)] 08[工学]
基 金:上海市科委国际科技合作项目(09530708500)
主 题:采样保持 互补型金属氧化物半导体 模数转换器 增益增强运算放大器 自举开关
摘 要:介绍了一种用于12 bit,20 MS/s流水线模数转换器前端的高性能采样/保持电路。该电路采用全差分结构、底极板采样来消除电荷注入和时钟馈通误差。采用栅压自举开关,并通过对电路中的开关进行组合优化,极大地提高了电路的线性性能。同时,运算放大器采用折叠式增益增强结构,以获得较高的增益和带宽。采用CSMC公司的0.5μm CMOS工艺库,对电路进行了仿真和流片。结果表明,在5 V电源电压下,采样频率为20 MHz,采样精度可达到0.012%,在输入信号为奈奎斯特频率时,无杂散动态范围(SFDR)为76 dB。